电工电子数字技术1.逻辑电路中,一律用“1”表示高电平,“0”表示低电平.( ) 2.数字集成电路从器件特性可分为TTL
来源:学生作业帮 编辑:百度作业网作业帮 分类:物理作业 时间:2024/08/07 10:50:01
电工电子数字技术
1.逻辑电路中,一律用“1”表示高电平,“0”表示低电平.( )
2.数字集成电路从器件特性可分为TTL和MOS两大系列.( )
3.与门的逻辑功能是:有1出1,全0出0.( )
4.组合逻辑电路的输出只取决于输入信号的现态.( )
5.8421BCD码是最常用的二—十进制码.( )
6.任何一个逻辑函数的最小项表达式一定是唯一的.( )
7.触发器不具有“记忆功能”.( )
8.基本RS触发器不受时钟的控制.( )
9.施密特触发器有两个稳态.( )
10.使用3个触发器构成的计数器最多有10个有效状态.( )
11.任意进制的计数器都有其相应的产品.( )
12.利用特性方程可以实现不同功能触发器间逻辑功能的相互转换.( )
13.在同步时序电路中,存储单元状态的变化是同时发生的.( )
14.任何复杂的逻辑运算都可以由与、或、非三种基本逻辑运算组合而成.( )
15.译码器74138辅以适当的门电路,可实现任何三变量逻辑函数.( )
16.组合逻辑电路其特点是功能上无记忆,结构上无反馈.( )
17.用数据选择器可实现时序逻辑电路.( )
18.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入.( )
19.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同.( )
20.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定.( )
判断对错.
1.逻辑电路中,一律用“1”表示高电平,“0”表示低电平.( )
2.数字集成电路从器件特性可分为TTL和MOS两大系列.( )
3.与门的逻辑功能是:有1出1,全0出0.( )
4.组合逻辑电路的输出只取决于输入信号的现态.( )
5.8421BCD码是最常用的二—十进制码.( )
6.任何一个逻辑函数的最小项表达式一定是唯一的.( )
7.触发器不具有“记忆功能”.( )
8.基本RS触发器不受时钟的控制.( )
9.施密特触发器有两个稳态.( )
10.使用3个触发器构成的计数器最多有10个有效状态.( )
11.任意进制的计数器都有其相应的产品.( )
12.利用特性方程可以实现不同功能触发器间逻辑功能的相互转换.( )
13.在同步时序电路中,存储单元状态的变化是同时发生的.( )
14.任何复杂的逻辑运算都可以由与、或、非三种基本逻辑运算组合而成.( )
15.译码器74138辅以适当的门电路,可实现任何三变量逻辑函数.( )
16.组合逻辑电路其特点是功能上无记忆,结构上无反馈.( )
17.用数据选择器可实现时序逻辑电路.( )
18.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入.( )
19.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同.( )
20.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定.( )
判断对错.
1、错;
2、对;
3、错;
4、对
5、对
6、对
7、错;
8、对
9、对.
10、错
11、错
12、对
13、对
14、对
15、对
16、对
17、错
18、对
19、对
20、对
2、对;
3、错;
4、对
5、对
6、对
7、错;
8、对
9、对.
10、错
11、错
12、对
13、对
14、对
15、对
16、对
17、错
18、对
19、对
20、对
电工电子数字技术1.逻辑电路中,一律用“1”表示高电平,“0”表示低电平.( ) 2.数字集成电路从器件特性可分为TTL
判断对错:1、集成门电路有TTL和COMS两种 2、在数字逻辑电路中,信号只有高电平、低电平两种取值
用低电平表示逻辑1 高电平表示逻辑0 这种逻辑体质称为什么逻辑
在数字逻辑电路中,信号只有“高”,“低”电平两种取值.正确吗
说明下图中各门电路的输出是什么状态(高电平、低电平或高阻态).已知这些门电路都是74细类TTL电路
在正逻辑系统中,若要求“或门电路输出端为低电平”,其输入端() A .全为高电平 B.全为低电平
ttl门电路,一个低电平接大电阻是高电平,那么如果接小电阻呢?cmos门
在数字电路中,高电平和低电平指的是一定的?而不是一个固定不变的
电路图的真值表中H代表高电平,L代表低电平,X是代表什么呢?
逻辑电路怎么设计输出一个高电平,导通电路,继续输入一个高电平,断开电路.求设计原理.不用单片机.用最简单的电路
为什么TTL与非门输入端悬空相当于接高电平?实际电路中,闲置管脚应如何处理?
为什么TTL门的输入端悬空相当于逻辑高电平?实际电路中TTL与非门输入端能否悬空?为什么?